SONET/SDH级联/非级联STS-48/STM-16内核实现了TelcordiaGR-253-CORE/ITU-T G.707的STS-48和STM-16层功能,支持2.5G/s的数据速率。
以下框架图概述了STS48C内核的内部架构。
图一STS48C的模块级框架图
在源接入方向上,有效负载由SPE处理程序加载并且向源客户端发送数据请求。 SPE处理程序将有效负载封装到SPE包络中,然后,通过源帧生成器将SPE包络框架转化为STS-48或STM-16帧结构。 TOH生成器向源帧生成器提供所有传输开销信息(TOH)。 TOH可以通过软件编程或通过外部TOH插入端口进行更改。
在接收方向,接收成帧器描绘STS-48或STM-16帧结构并提取TOH,将TOH发送到TOH处理器以进行告警和OAM处理。所有TOH字节都可用于外部TOH提取端口。 SPE包络被发送到负载提取器(Payload Extractor)以进行有效负载提取。
功能
源接入方向
- 通过位掩码支持每位软件可编程的TOH字节
- 通过位掩码支持每位外部TOH字节的插入
- 通过位掩码支持在所有POH字节上进行软件可编程
- 支持可选的帧加扰
- 通过软件掩码或外部TOH的插入支持B1/B2/B3的计算和损坏
- 支持软件可编程AIS-P和AIS-L的生成
- 支持J0和J1追踪信息
- 支持扩展的64位J1追踪信息
- 支持统计框架计数
接收方向
- 提供成帧器软件可编程的FAS (A1/A2)模式
- 提供完整的TOH提取软件
- 提供器完整的外部TOH提取
- 提供完整的POH提取软件
- 提供告警检测和B1/B2/B3错误计数、帧数、指针负/正计数
- 提供K1,K2和S1字节的一致性检测
- 提供K1,K2和S1字节不一致性告警
- 提供J0和J1轨迹不匹配的检测
支持告警检测和阻断
- LOS
- OOF/LOF
- AIS-L
- RDI-L
- AIS-P
- LOP-P
- PLM-P
- LCD-P
- 远端 – AIS-P
- 远端 – LOP-P
- 远端 – PLM-P
- 远端 – LCD-P
- J0 & J1 不匹配
- K1, K2 & S1 一致性
- K1, K2 & S1 不一致性
- 指针增量 & 减量事件
- 指针NDF 事件
- B1, B2 & B3 错误告警
标准兼容
- ITU-T REC-G.707/Y.1332-01/2007
- ITU-T G.783 (03/2006)
- Telcordia GR-253-CORE